1。可编程逻辑器件(简称PLD)的基本结构如图1所示,是由与阵列和或阵列、再加上输入缓冲电路和输出电路组成的,其中输入缓冲电路可产生输入变量的原变量和反变量,并提供足够的驱动能力。
(a)
(b)
图1 (a) PLD的基本结构框图(b)输入缓冲电路
PLD器件中连接的习惯画法:
固定连接 编程连接 不连接
(连通) (被擦除)
图2 PLD的连接表示法
PLD器件图中“与”门、“或”门的画法与传统画法不同,例如3个输入端的与门、或门画法表示在图3。
图3 PLD器件图中“与”门、“或”门的画法
Contact: 吴经理
Phone: 13808548642
Tel:
Add: 福建省泉州市洛江区万虹路99号