OC门虽能实现多个门的输出并联使用,但由于在电源与门的输出之间串入了较大的电阻,因此OC门的负载能力及工作速度都有所降低。
⑴用高阻抗状态实现多个TTL门输出端并接
TTL与非门电路的V3和V4构成推拉式输出级。当输入数字信号,与非门处于正常工作状态时,V3和V4同时处于截止状态,这就意味着两个开关同时断开,既不与电源VCC相连,也不与地相连,这时的TTL门具有高阻抗状态。显然允许这样的门电路输出并接。这是从寻求新状态来解决门的并联使用问题。它较之OC门更简单、工作速度高、负载能力强。在数字系统和计算机中都采用了这种方法。
⑵TTL三态门的实现
要使V3 与V4同时处于截止,即要求V3 与V4的基极同时加低电平。也就是与非门的输入端若有一个为低电平,则V4必然截止;但是按原来电路结构却又必然使V3导通,达不到同时截止的要求。若能将V4基极也同接于低电平,V3与V4同时截止就能实现。图1(a)所示三态门电路即为这样的结构。图中E为控制端,A、B为数据输入端。
图1 三态门
(a)电路结构;(b)高电平使能三态门符号;(c)低电平使能三态门符号。
在这个电路中,V3基极经二极管VD连到E端。当控制端E=0时,V2和V4截止。同时,二极管VD正偏导通,将V3的基极钳位在低电平,使V3也处于截止状态,从而实现了V3和V4同时截止。输入端E为使能控制端,E=0时与非门处于高阻状态。此门的输出除高电平、低电平之外,还有一个高阻状态,故称为三态输出(three state简称TS)门。
图1(a)电路在E=1时为与非门的工作状态,所以称为控制端高电平有效(使能),其符号如图1(b);也可以设计为低电平有效的情况,其符号如图1(c)所示,高电平控制的三态与非门的真值表如下
高电平使能的三态与非门真值表
E
上一个:621-0020RC
下一个:6624520P2C
Contact UsContact: 吴经理 Phone: 13808548642 Tel: Add: 福建省泉州市洛江区万虹路99号 |