同步时序逻辑电路的主要工作特点是,随着时间的推移和外部输入的不断变化,在时钟脉冲作用下电路的状态和输出将发生相应变化。因此,分析的关键是找出电路状态和输出随输入变化而变化的规律,以便确定其逻辑功能。
分析同步时序电路有两种常用的方法,一种是表格法,另一种是代数法。
例如 采用表格法分析图1所示同步时序逻辑电路。
图1
解 由图1可知,该电路的存储电路是两个J-K触发器,组合电路是一个异或门,电路的输入为x,电路的状态y2、y1即电路的输出,因此,它属于Moore型电路的特例。
① 写出输出函数表达式和激励函数表达式
该电路的输出即为状态,故只需写出激励函数表达式。由逻辑电路图可知,各触发器的激励函数表达式为
② 列出电路的次态真值表
填写次态真值表时,应首先依次列出电路输入和现态的所有取值组合;然后根据激励函数表达式,填写出每一组输入和现态取值下各激励函数的相应函数值;最后,根据表中的现态和激励函数值以及相应触发器的功能表填出每一种输入和现态下的次态。该电路的次态真值表如表1所示。
表1
| 输入 x
上一个:DS3800DVIA1A
下一个:DS3800HAIA1J
Contact UsContact: 吴经理 Phone: 13808548642 Tel: Add: 福建省泉州市洛江区万虹路99号 |